傳動網 > 新聞頻道 > 行業資訊 > 資訊詳情

意法半導體在DAC 2009大會上發布設計方法的新進展引關注

時間:2009-08-11

來源:意法半導體(ST)

導語:意法半導體多篇獨創論文和合著論文在復雜系統級芯片(SoC)的3D疊裝、物理設計、系統級芯片設計和IC可靠性領域,意法半導體的設計方法與自動化取得眾多新進展,成為關注重點

  全球領先的創新半導體公司意法半導體,攜多篇獨創論文和合著論文參加日前在加州舊金山舉行的DAC 2009(設計自動化國際研討會)。在復雜系統級芯片(SoC)的3D疊裝、物理設計、系統級芯片設計和IC可靠性領域,意法半導體的設計方法與自動化取得眾多新進展,成為關注重點。   在DAC 2009“管理日”專題研討會上,意法半導體中央CAD及設計解決方案部總經理Philippe Magarshack發布論文《3-D疊裝:消費電子系統級芯片的發展機遇與趨勢》,這篇論文探討一項很有前景的3-D集成技術,具有更高的晶體管密度、更快的連接速度、異類技術集成、更低功耗和成本、更短的產品上市時間等優點,這項技術可望把摩爾定律發展勢頭延續到產業發展的下一個十年期。不過,3-D集成也需克服一些挑戰:此項技術需要一系列新功能,包括制程、架構、設計方法和工具,以及在消費電子應用3-D芯片量產之前的測試解決方案的開發。   意法半導體還發布幾份有關物理設計和系統級設計的論文,包括對架構級設計和功率估算技術的探討,以及有關IP重用的設計自動化問題。   意法半導體的工程師在一篇論文中探討在極短的期限內設計差異化系統級芯片衍生產品的必要性。該論文介紹設計創造向更高水平的抽象層的遷移方法,簡要介紹ESL(電子系統級)設計方法,以解決半導體工業中日益增加的挑戰性設計難題。此外,該論文還圍繞功率性能和芯片面積兩個主題探討最佳的設計方案。   另外一篇論文將探討意法半導體的工程師如何利用SPIRIT(在工具流程內封裝、集成和復用IP所使用的結構)聯盟的IP-XACT標準,通過設計自動化使IP被重新使用,為意法半導體(與飛思卡爾合作)的開發項目提供系統級芯片集成解決方案,以快速開發新系列的32位車用微控制器。   另一篇論文的主題是數字消費電子IC的設計效率的改進方法。意法半導體的工程師提出,讓前工序設計人員創建架構級的系統級芯片,以便提前透析在設計獲取階段存在的潛在設計實現問題。   對于無線通信和固話應用,電源管理也是一個日益重要的問題。意法半導體工程師介紹一個架構級的功率規劃和估算系統,以應對在便攜產品中維護和延長電池使用周期所需克服的挑戰。   意法半導體的工程師還在兩篇論文中探討測試和可靠性問題。一篇論文介紹用于多電壓設計和ATPG(自動測試向量生成)的低功耗DFT(可測試性設計)流程。第二篇論文探討能夠降低EMI(電磁干擾)、創建非常穩健的車用IC設計的方法。   關于DAC 2009和意法半導體的論文,更多信息請訪問http://www.dac.com/46th/index.aspx 關于意法半導體   意法半導體是全球領先的半導體解決方案提供商,為各種應用領域的電子設備制造商提供創新的解決方案。憑借公司掌握的大量技術、設計能力和知識產權組合、戰 略合作伙伴關系和制造實力,意法半導體矢志成為多媒體融合和功率應用領域無可爭議的行業領袖。2008年,公司凈收入98.4億美元。詳情請訪問意法半導 體公司網站 www.st.com 或意法半導體中文網站 www.stmicroelectronics.com.cn
中傳動網版權與免責聲明:

凡本網注明[來源:中國傳動網]的所有文字、圖片、音視和視頻文件,版權均為中國傳動網(www.siyutn.com)獨家所有。如需轉載請與0755-82949061聯系。任何媒體、網站或個人轉載使用時須注明來源“中國傳動網”,違反者本網將追究其法律責任。

本網轉載并注明其他來源的稿件,均來自互聯網或業內投稿人士,版權屬于原版權人。轉載請保留稿件來源及作者,禁止擅自篡改,違者自負版權法律責任。

如涉及作品內容、版權等問題,請在作品發表之日起一周內與本網聯系,否則視為放棄相關權利。

關注伺服與運動控制公眾號獲取更多資訊

關注直驅與傳動公眾號獲取更多資訊

關注中國傳動網公眾號獲取更多資訊

最新新聞
查看更多資訊

熱搜詞
  • 運動控制
  • 伺服系統
  • 機器視覺
  • 機械傳動
  • 編碼器
  • 直驅系統
  • 工業電源
  • 電力電子
  • 工業互聯
  • 高壓變頻器
  • 中低壓變頻器
  • 傳感器
  • 人機界面
  • PLC
  • 電氣聯接
  • 工業機器人
  • 低壓電器
  • 機柜
回頂部
點贊 0
取消 0